- 產(chǎn)品詳情
功能描述:
CY7C372i是一款系統(tǒng)內(nèi)可重編程復(fù)雜可編程邏輯器件(CPLD),是FLASH370i?高密度高速CPLD系列的一部分。與FLASH370i系列的所有成員一樣,CY7C372i旨在為高密度cpld帶來22V10的易用性和高性能,以及PCI本地總線規(guī)范支持。
與所有UltraLogic?FLASH370i器件一樣,CY7C372i具有電擦除和ISR功能,簡化了設(shè)計和制造流程,從而降低了成本。Cypress ISR功能是通過JTAG串行接口實現(xiàn)的。數(shù)據(jù)通過SDI和SDO引腳輸入和輸出。ISR接口通過編程電壓引腳(ISREN)使能。此外,由于FLASH370i器件具有優(yōu)越的可路由性,ISR通常允許用戶在固定引腳分配的同時更改現(xiàn)有的邏輯設(shè)計。
CY7C372i中的64個巨細胞被分成4個邏輯塊。每個邏輯塊包括16個宏單元、一個72 × 86的產(chǎn)品項數(shù)組和一個智能產(chǎn)品項分配器。
FLASH370i架構(gòu)中的邏輯塊已連接具有非??焖俸涂深A(yù)測的路由資源可編程互連矩陣(PIM)。PIM為互連帶來了靈活性、可路由性、速度和統(tǒng)一的延遲。
特性:
?64個宏單元在四個邏輯塊
?32個I/O引腳
?五個專用輸入,包括兩個時鐘引腳
?系統(tǒng)內(nèi)可編程(ISR?)閃存技術(shù)- JTAG接口
?所有I/ o和專用輸入的總線保持能力
?沒有隱藏的延遲
?高速
—fMAX = 125 MHz
- tPD = 10ns
- tS = 5.5 ns
- tCO = 6.5 ns
完全符合PCI標準
?3.3V或5.0V I/O操作
?可在44引腳PLCC, TQFP和CLCC封裝
?與CY7C371i引腳兼容
產(chǎn)品技術(shù)規(guī)格:
EU RoHS | Not Compliant |
ECCN (US) | 3A001.a.2.c |
Part Status | Obsolete |
HTS | 8542.39.00.01 |
Automotive | No |
PPAP | No |
Family Name | FLASH370i |
Program Memory Type | Flash |
Number of Logic Blocks/Elements | 4 |
Number of Global Clocks | 2 |
Number of Macro Cells | 64 |
Product Terms | 16 |
Device System Gates | 1600 |
Data Gate | No |
Maximum Number of User I/Os | 32 |
In-System Programmability | Yes |
Programmability | Yes |
Reprogrammability Support | Yes |
Maximum Clock to Output Delay (ns) | 10 |
Maximum Propagation Delay Time (ns) | 20 |
Speed Grade | 66 |
Individual Output Enable Control | No |
Minimum Operating Supply Voltage (V) | 4.5 |
Maximum Operating Supply Voltage (V) | 5.5 |
Typical Operating Supply Voltage (V) | 5 |
I/O Voltage (V) | 3.3|5 |
Maximum Operating Current (mA) | 200 |
Minimum Operating Temperature (°C) | -55 |
Maximum Operating Temperature (°C) | 125 |
Supplier Temperature Grade | Military |
Mounting | Surface Mount |
Package Height | 4.82(Max) - 0.76(Min) |
Package Width | 16.66 |
Package Length | 16.66 |
PCB changed | 44 |
Standard Package Name | LCC |
Supplier Package | CLCC |
Pin Count | 44 |
Lead Shape | No Lead |